M31は4nmでMIPI M-PHY v5.0 IPの検証を完了し、UFS 4.1アプリケーションを実現するための3nm開発を推進

これは有料のプレスリリースです。お問い合わせはプレスリリース配信元に直接ご連絡ください。

M31、4nmでMIPI M-PHY v5.0 IPを検証、3nm開発を推進しUFS 4.1アプリケーションを実現

PR Newswire

2026年2月23日(月)午後4:15 GMT+9 2分で読む

新竹市、2026年2月23日 /PRNewswire/ – シリコンIPのグローバルリーダーであるM31テクノロジー(M31)は、本日、シリコンで検証済みのMIPI M-PHY v5.0 IPが先進的な4nmプロセスノードで検証され、3nmノードへの開発を積極的に進めていることを発表しました。このマイルストーンは、UFS 4.1(ユニバーサルフラッシュストレージ)を可能にする高性能ストレージインターフェースソリューションを提供するM31のコア技術力を示しており、フラッグシップスマートフォン、自動車のスマートコックピット、AIエッジコンピューティングデバイスの性能向上に対応しています。

(PRNewswireフォト/M31テクノロジー)

AIや自動運転技術の急速な進展に伴い、エンドデバイスのデータスループット需要は指数関数的に増加しています。M31が導入したMIPI M-PHY v5.0 IPは、MIPIアライアンスの仕様に厳格に準拠し、HS-G5(ハイ・スピード・ギア5)モードでレーンあたり最大23.32Gbpsのデータレートを実現—従来のHS-G4世代の性能の倍増です。このIPは、適応等化(Adaptive EQ)やマルチ振幅信号サポートを統合し、高速データ伝送時でも優れた信号整合性と低ビット誤り率(BER)を確保します。さらに、最適化されたハイバネーションモードにより、エンドデバイスのバッテリー寿命を効果的に延長し、高性能と低消費電力のバランスを実現しています。

さらに、SoC開発サイクルの加速を図るため、M31は包括的なUFSソリューションを構築しています。物理層(PHY)に加え、JEDEC準拠のUFSHCI v4.1コントローラーIPとUniPro制御層IPを統合したワンストップソリューションです。このソリューションは、統合の複雑さを大幅に軽減し、ISO 26262の機能安全設計プロセスと認証を取り入れており、自動車や高信頼性エンドアプリケーションの要件を満たしています。

"AI導入と自動車のインテリジェンスの波の中で、M31は高速インターフェースIPにおける深い専門知識を活用し、4nmでシリコン検証済みのM-PHY v5.0性能を提供しています"と、M31の研究開発副社長ジェローム・ハングは述べています。“これに完全統合されたUFS 4.1コントローラーソリューションを組み合わせることで、当社は先進的なプロセス技術と自動車安全基準における存在感を拡大し、次世代高速ストレージプラットフォームの信頼できる技術パートナーとしての地位を確立しています。”

Cision

オリジナルコンテンツの閲覧とマルチメディアのダウンロード:https://www.prnewswire.com/apac/news-releases/m31-validates-mipi-m-phy-v5-0-ip-on-4nm-advances-3nm-development-to-enable-ufs-4-1-applications-302694398.html

原文表示
このページには第三者のコンテンツが含まれている場合があり、情報提供のみを目的としております(表明・保証をするものではありません)。Gateによる見解の支持や、金融・専門的な助言とみなされるべきものではありません。詳細については免責事項をご覧ください。
  • 報酬
  • コメント
  • リポスト
  • 共有
コメント
0/400
コメントなし
  • ピン